Nowe generacje procesorów

* Motorola, IBM i inni - procesor PowerPC 620

Architektura - 64-bitowa, 7 mln tranzystorów

Technologia/właściwości: Procesory PowerPC 620 są wykonywane w technologii CSMOS 0,5 mikrometra. Przewidywane właściwości, to wydajność wynosząca 225 dla SPECmark 92 int. i 300 dla SPECmark 92 fp. Zegar - 133 MHz. Ma to być procesor 64-bitowy, który będzie mógł realizować czysto programowe przełączanie między pracą 32-bitową a 64-bitową. Łączyć to można ze strategią IBM, która polega na uruchamianiu

Stan aktualny: Architektura wewnętrzna PPC 620 jest podobna do tej, w jaką jest wyposażony PPC 604 (konkurent Pentium i P6). Właściwości układów RISC-owych innych producentów mocno wyprzedzają zapowiadane dopiero osiągnięcia PowerPC 620.

Plany: Ukłądy PPC 620/133 MHz ukażą się na rynku zapewne na początku 1996 r., w połowie tego roku spodziewany jest procesor PPC 620/200 MHz.

Docelowy rynek: Stacje graficzne, serwery SMP

* NexGen - procesor Nx686

Technologia: Nx686 będzie najprawdopodobnie wytwarzany przy wykorzystaniu technologii 0,35 lub nawet 0,25 mikrometra.

Spodziewane właściwości procesora mają być porównywalne z tymi, jakie oferuje P6 - poza tym Nex686 będzie kontynuacją architektury wprowadzonej przez Nx586 (zamiana rozkazów 486 na instrukcje RISC-owe, dzięki czemu mogą być one przetwarzane równolegle w dwu RISCýowych jednostkach oraz dedykowana szyna I/O dla połączenia z szybką cache drugiego rzędu. Cache będzie umieszczona w jednej oprawce z jednostką procesora wg technologi MCM - MultiChip Modules).

Stan aktualny: Stadium prototypowania i konstrukcji

Plany: Przewidywane wejście na rynek w drugiej połowie 1996 r. Ze względu na wejście NexGen w alians z AMD (zob. AMD) termin ten może ulec znacznemu skróceniu.

Docelowy rynek: Główny nurt komputerów PC

* Sun Microsystems - procesor UltraSparc-II

Architektura - 64-bitowa

Technologia/właściwości: CMOS 0,3 mikrometrów; pięciokrotna metalizacja. Przewidywane SPECmarki 95 ok. 400 dla int., ok. 600 dla fp.

Stan aktualny: Procesor UltraSPARC został po raz pierwszy zaprezentowany w listopadzie ub.r. już jako element stacji roboczych Ultra 1 i 2 oraz serwerów UltraServer. Nowy, 64-bitowy procesor może wykonać do 4 instrukcji w jednym cyklu pracy zegara oraz pracować w trybie SMP. Jest wyposażony w VIS (Visual Instruction Set) wspomagający akcelerację grafiki 2D, 3D i multimedialnej oraz dekompresję wideo w standardzie MPEG na drodze software'owej. Procesor UltraSPARC pracuje z częstotliwością 143 lub 167 MHz (a dla stacji Ultra2 - 200 MHz).

Plany: Prawdopodobne wejście na rynek z procesorami taktowanymi zegarem o częstotliwości do 300 MHz w połowie 1996 r.

Docelowy rynek: Robocze stacje multimedialne, optymalizacja dla zastosowań sieciowych.


TOP 200