Procesor sieciowy 100 Gb/s
- Janusz Chustecki,
- 01.06.2007, godz. 11:18
EZchip Technologies (producent układów scalonych) ujawnił, że pracuje nad 100-gigabitowym procesorem sieciowym z zaimplementowanym mechanizmem menedżera ruchu (Integrated Traffic Manager), który wejdzie na rynek w 2008 r.
Rozwiązanie o nazwie NP-4 integruje w ramach jednego układu scalonego wiele elementów wchodzących w skład kart liniowych. Układ pozwoli budować wydajne produkty typu CESR (Carrier Ethernet Switches and Routers), zawierające interfejsy przesyłające dane z szybkością 20, 40 lub 100 Gb/s.
Układ wspiera technologię FIC (Fabric Interface Chip). Jest to specjalny interfejs używany do bezpośredniego komunikowania się z przełącznikami Ethernet.
NP-4 zawiera jeden port 100 Gb/s, 8 portów Ethernet 10 Gb/s i 24 porty Ethernet 1 Gb/s i może być stosowany do budowania urządzeń instalowanych w sieciach Ethernet świadczących usługi "triple-play".