64-bitowa walka na słowa
- 25.10.1999
Podczas konferencji Microprocessor Forum producenci procesorów ujawnili swoje plany.
Podczas konferencji Microprocessor Forum producenci procesorów ujawnili swoje plany.
Producenci procesorów wykorzystali doroczny "procesorowy szczyt" do promocji przygotowywanych układów 64-bitowych. Mikroprocesory nowej generacji pojawią się na rynku w przyszłym i 2001 r. Intel wprowadzi na rynek Itanium (znany jako Merced), AMD przygotowuje SledgeHammer, Sun - Sparc 64V, a IBM - Power4.
Itanium zamiast Merceda
Nazwa Itanium, wybrana przez specjalistów od marketingu Intela, ma sugerować moc i wydajność. Najprawdopodobniej Intel zachowując konwencję nazewnictwa procesorów, tak jak w przypadku Pentium, kolejne układy Itanium będzie oznaczał przez dodanie do nazwy rzymskich cyfr.
Itanium ma realizować 20 instrukcji w trakcie jednego cyklu zegara. Dla porównania, procesory klasy 486 mogły wykonać jedną, a Pentium II i III - trzy instrukcje. Teoretycznie układ będzie mógł wykonać do 6 mld operacji zmiennoprzecinkowych w ciągu minuty. Współczynnik ten ma szczególnie duże znaczenie dla użytkowników uruchamiających w komputerze zaawansowane obliczenia matematyczne lub aplikacje multimedialne.
64-bitowy procesor będzie też pierwszym układem Intela wyposażonym w pamięć podręczną trzeciego poziomu (Level 3) o pojemności 2 lub 4 MB. Pentium II i III zawierały dotychczas tylko pamięć L1 i L2. Przedstawiciele firmy nie ujawniają jednak, z jaką częstotliwością będą pracowały pierwsze modele Itanium.
Kowalski młot AMD
Przedstawiciele AMD nie informują, kiedy firma wprowadzi na rynek układ "ósmej generacji" - SledgeHammer. Procesor te ma być konkurentem dla 64-bitowych układów Intela. SledgeHammer ma zachować wsteczną zgodność i umożliwiać uruchamianie aplikacji 32-bitowych. Pierwsze wersje układu będą miały częstotliwość do 1 GHz i będą współpracować z 266 MHz szyną systemową LDT (Lightning Data Transport) oraz pamięciami 266 MHz RDRAM. SledgeHammer będzie mógł być instalowany w systemach 8-procesorowych. Według AMD, szyna Lightning Data Transport umożliwi wewnętrzną wymianę danych między procesorami z szybkością do 6,4 Gb/s.
Wieloprocesorowy Sparc 64V
Sun opracowuje Sparc 64V, który w pierwszej wersji ma mieć częstotliwość 1 GHz i będzie można go instalować w systemach 128-procesorowych SMP (Symmetric MultiProcessing). Pierwsze komputery wykorzystujące Sparc 64V mają pojawić się pod koniec 2001 r.
Dwa w jednym - IBM Power4
IBM Power4 dla serwerów RS/6000 i AS/400 będzie wyposażony w dwie jednostki CPU o częstotliwości 1 GHz, pamięć podręczną poziomu 2 (L2) i magistralę umożliwiającą wymianę danych z szybkością 100 Gb/s. Układy będą wytwarzane przy użyciu technologii 0,18 ľm, połączeń miedzianych i SOI (Silicon On Insulator) opracowanych przez IBM Microelectronics.