P7 dla opornych

Intel zamierza ułatwić użytkownikom przejście w świat przetwarzania 64-bitowego wprowadzajac wstępnie 32-bitowe mikroprocesory nowej generacji.

Intel zamierza ułatwić użytkownikom przejście w świat przetwarzania 64-bitowego wprowadzajac wstępnie 32-bitowe mikroprocesory nowej generacji.

32-bitowa wersja układu Intela pojawi się na rynku przed debiutem pełnej wersji P7 mającej nastąpić pod koniec 1997 r. Pełna 64-bitowa wersja P7 jest wspólnym produktem Intela i Hewlett-Packarda.

P7 będzie 64-bitowym układem mogącym obsługiwać aplikacje dla platform x86 oraz Unixa. Wysoko wydajny procesor pozwoli użytkownikom na skalowanie architektury Intela do środowisk klasy mainframe.

W ramach planu "Tahoe" Intel i HP łączą elementy dominującej architektury CISC (przetwarzanie z pełną listą rozkazów) z nowoczesną architekturą PA-RISC. Architektura Tahoe ma zawierać nową technologię kompilowania, nowy zestaw instrukcji oraz 64-bitową architekturę zgodną zarówno z wcześniejszymi wersjami zestawów instrukcji x86, jak i PA-RISC.

Tworzona samodzielnie przez Intela 32-bitowa wersja układu ma wykorzystywać elementy tej samej architektury, ale przeznaczona będzie dla mniej wydajnych wersji serwerów. Ocenia się, że pierwsza 2,5 V wersja 32-bitowego układu P7 ma osiągać wydajność ok. 1 tys. SPEC int92. Pełna wersja P7, 2,5 V ma mieć wydajność rzędu 1,5 tys. SPEC int92.

W celu komercyjnej reprodukcji treści Computerworld należy zakupić licencję. Skontaktuj się z naszym partnerem, YGS Group, pod adresem [email protected]

TOP 200